Pasirinkite savo šalį ar regioną.

Close
Prisijungti Registruotis El. Paštas:Info@Ocean-Components.com
0 Item(s)

Vaizdas iš RISC-V viršūnių susitikimo

„IAR Systems“ paskelbė du pranešimus, patvirtinančius tvirtos RISC-V ekosistemos sukūrimą. Pirmasis buvo kartu su IP tiekėju „SiFive“ bendradarbiauti siekiant pritraukti buvusio kompiliatoriaus ir derinimo įrankius į konfigūruojamo procesoriaus pagrindinį IP.

Tikimasi, kad įrankių ir IP integracija padės kūrėjams pristatyti produktus ir padidins atviros, nemokamos instrukcijų rinkinio architektūros (ISA) diegimą.

„IAR Systems“ vyriausiasis strategijos vadovas Andersas Holmbergas teigė, kad tikslas yra padėti kūrėjams padidinti produktyvumą ir sutelkti dėmesį į naujoves. „SiFive yra komercinių RISC-V pagrindinių IP lyderis, o mūsų įrankių grandinė„ IAR Embedded Workbench “yra plačiausiai naudojama įrankių grandinė kuriant įterptas programas“, - sakė jis. Akcentuojamas keičiamas, efektyvus nestandartinis silicis ir kūrimo įrankiai, skirti patenkinti apskaičiuotą darbo krūvį.


„RISC-V“ įterptasis IAR darbastalis bus prieinamas 2019 m. Viduryje. Įrankių grandinė teigia siūlanti „pirmaujančią kodo kokybę, dydį ir greitį“, taip pat integruotą derinimo įrankį su simuliatoriaus ir aparatinės įrangos derinimo palaikymu.

Programinės įrangos įmonė taip pat paskelbė partnerystę su CPU IP tiekėju „Andes“, kad palaikytų bendrovės RISC-V branduolius - „AndesCore N25“ (F) / NX25 (F) ir A25 / AX25 - „IAR Embedded Workbench“ skirta RISC-V. Pirmoji versija pasirodys 2019 m. Viduryje. „AndeStar V5“ instrukcijos plėtinys ir „Andes Custom Extension“ (ACE) komandų pritaikymo galimybės bus sujungtos su „Workbench“, kad būtų maksimaliai padidintas kodo greitis ir sumažintas kodo dydis RISC-V šerdims.

Automatika ir realiojo laiko skaičiavimas

„Codasip“ paskelbė naujausią įrankių rinkinio versiją ir naują „EOSC-V“ branduolį, optimizuotą „Linux“ ir realaus laiko kompiuteriams.

Jos „Studio 8“ įrankių rinkinys leidžia kūrėjams parašyti aukšto lygio procesoriaus aprašymą ir automatiškai sintezuoti dizainą (nuotraukoje).

„Tobulėjant RISC-V ISA specifikacijai ir pridedant vis daugiau neprivalomų architektūros plėtinių, procesoriaus projektavimo metodika, leidžianti greitai atlikti architektūrinį tyrinėjimą ir palengvinti lengvai įgyvendinamų RTL sukūrimą“, - pastebėjo Chrisas Jonesas, Rinkodara „Codasip“. „Reikia aukšto lygio procesoriaus aprašymo kalbos, optimizuotos RISC-V“, - pridūrė jis, pristatydamas įrankių rinkinį.

Procesoriaus aprašymas parašytas „CodAL“, architektūros aprašymo kalba, o tada automatiškai sintezuojamas dizaino RTL, bandymų stendas, virtualios platformos modeliai ir procesoriaus programinės įrangos kūrimo rinkinys (C / C ++ kompiliatorius, derinimo priemonė, profiliuotojas). Metodika sumažina laiką, kurį reikia palaikyti visą programinės įrangos kūrimo rinkinį (SDK), naudojant „CodAL to Time“ tikslaus (IA) procesoriaus modelį, kuris kitu atveju būtų reikalingas norint išlaikyti pilną SDK ir diegimas žymiai sumažėja dėka metodikos, kuri naudoja instrukcijų tikslaus (IA) procesoriaus modelis „CodAL“ SDK generavimui ir tikslus ciklo modelio įgyvendinimas.

Naujos aštuntosios kartos įrankių komplekto funkcijos ir funkcijos apima palaikymą LLVM derintuvui ir OpenOCB, „Studio / CodeSpace“ integruotoms kūrimo aplinkoms (IDE), paremtoms „Eclipse Oxygen“, ir daugiau interaktyvių konsolių, bandymų rinkinių patobulinimus ir patikrą, siekiant palaikyti vartotojo apibrėžtą RISC -V plėtiniai.

Bendrovė taip pat pristatė 64 bitų „Bk7“ procesorių, papildydama „Bk“ šeimą. Jame yra septynių pakopų dujotiekis su šakos numatymu, pasirenkamas visos atminties valdymo blokas (MMU) su virtualiu adresų palaikymu tokioms operacinėms sistemoms kaip „Linux“, populiarūs RISC-V standartiniai plėtiniai ir pramonės standartinės išorinės sąsajos.

Tai yra didžiausias iki šiol įmonės procesorius, kurį kūrėjai gali pritaikyti pridėdami instrukcijas, registrus ar sąsajas.

„Studio 8“ ir „Bk7“ procesorius paprastai bus galima įsigyti 2019 m.

„Microchip“ paskelbė, kad savo „Mi-V“ ekosistemai prideda tai, kas, jos manymu, yra pirmoji RISC-V SoC FPGA architektūra. FPGA sujungia „Microsemiconductor PolarFire FPGA“ ir mikroprocesoriaus posistemį, pagrįstą RISC-V ISA.

Prieš susitikimą „Linux“ fondas paskelbė apie savo bendradarbiavimą su RISC-V fondu, kad paspartintų atvirojo kodo plėtrą ir RISC-V ISA priėmimą.